该参考设计从18V至72V的宽范围电信输入产生12V/10A输出。UCC2897A控制有源箝位正激变换器功率级。实现为同步整流器的CSD18533Q5A的低栅极电荷和低RDSon提供了高效设计。该设计采用标准四分之一砖布局,效率接近95%。
特性
High efficiency ~95% peak
Footprint compatible with standard 1/4 brick
Self-driven synchronous rectifiers reduce drive complexity
Lower cost solution compared to modules
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !