DS2172 BERT接口连接所有达拉斯成帧器和收发器

描述

如何将DS2172/DS21372 BERT连接至达拉斯半导体的所有T1/E1成帧器和单芯片收发器(SCT)。

介绍

本应用笔记介绍了如何将达拉斯BERT连接到达拉斯成帧器/单芯片收发器(SCT)。本应用说明适用于以下产品:

 

T1 成帧器 E1 成帧器 T1 SCT E1 SCT T1/E1 SCT
DS2141 DS2143 DS2151 DS2153 DS2156
DS21Q41 DS21Q43 DS2152 DS2154 DS2155
DS21Q42 DS21Q44 DS21352 DS21354 DS21Q55
DS21FF42 DS21FF44 DS21552 DS21554 DS21455
DS21FT42 DS21FT44 DS21Q552 DS21Q554 DS21458
    DS21Q352 DS21Q354  

 

常规配置

图1所示电路描述了将DS2172/DS21372误码率测试仪(BERT)连接至达拉斯半导体T1/E1成帧器和单芯片收发器系列的方法。此图说明了如何在实际系统中使用BERT,使用多路复用器来确定是将系统置于测试模式并使用BERT,还是禁用BERT并发送正常数据。DS2172/DS21372的接收侧可以直接连接到成帧器/SCT的接收数据流。DS21372是DS2172的3.3V版本。

半导体

图1.成帧器/SCT至DS2172/DS21372接口。

来自成帧器/SCT 的 RCHBLK 和 TCHBLK 输出用于确定 BERT 发送或接收数据的时隙或频段。这些引脚使用 RCHBLK/TCHBLK 寄存器进行编程。RCHBLK/TCHBLK 引脚通常为低电平;将寄存器位写入 1 会将引脚在该时隙内设置为高电压。在这种配置中,将RCHBLK和TCHBLK引脚设置为高电平可使DS2172/DS21372发送和接收数据。

图1所示为禁用弹性存储时的DS21x5y。如果启用了弹性存储,用户将使用系统时钟(TSYSCLK、RSYSCLK)作为DS2172/DS21372的输入,而不是RCLK和TCLK。

注意:在T1成帧器/SCT中,TCHBLK/RCHBLK引脚不能配置为在F位位置期间为高电平。这意味着DS2172/DS21372无法在每帧的F位位置获取数据。E1成帧器/SCT TCHBLK/RCHBLK 可以编程为在整个帧期间为高电平。下面列出的是上面列出的任何 E1 成帧器或任何仅限 E1 的 SCT 的 TCHBLK/RCHBLK 寄存器。

 

Address
(2B to 2E Hex)
(MSB)             (LSB)
RCBR1 (2B) CH8 CH7 CH6 CH5 CH4 CH3 CH2 CH1
RCBR2 (2C) CH16 CH15 CH14 CH13 CH12 CH11 CH10 CH9
RCBR3 (2D) CH24 CH23 CH22 CH21 CH20 CH19 CH18 CH17
RCBR4 (2E) CH32 CH31 CH30 CH29 CH28 CH27 CH26 CH25
名字 位置 功能
CH1μ32 RCBR1.0μ4.7 接收通道阻塞控制位
0 = 强制 RCHBLK 引脚在此通道时间内保持低电平 1 = 在此通道时间内
强制 RCHBLK 引脚为高电平
Address
(22 to 25 Hex)
(MSB)             (LSB)
TCBR1 (22) CH8 CH7 CH6 CH5 CH4 CH3 CH2 CH1
TCBR2 (23) CH16 CH15 CH14 CH13 CH12 CH11 CH10 CH9
TCBR3 (24) CH24 CH23 CH22 CH21 CH20 CH19 CH18 CH17
TCBR4 (25) CH32 CH31 CH30 CH29 CH28 CH27 CH26 CH25
名字 位置 功能
CH1μ32 TCBR1.0μ4.7 发送通道阻塞控制位
0 = 强制 TCHBLK 引脚在此通道时间内保持低电平 1 = 在此通道时间内
强制 TCHBLK 引脚为高电平

 

下面列出的是上面列出的任何 T1 成帧器或任何仅限 T1 的 SCT 的 TCHBLK/RCHBLK 寄存器。

 

地址
(6C 至 6E 十六进制)
(MSB)             (LSB)
RCBR1 (6C) CH8 CH7 CH6 CH5 CH4 CH3 CH2 CH1
RCBR2 (6D) CH16 CH15 CH14 CH13 CH12 CH11 CH10 CH9
RCBR3 (6E) CH24 CH23 CH22 CH21 CH20 CH19 CH18 CH17
名字 位置 功能
CH1μ24 RCBR1.0μ3.7 接收通道阻塞控制位
0 = 强制 RCHBLK 引脚在此通道时间内保持低电平 1 = 在此通道时间内
强制 RCHBLK 引脚为高电平
地址
(32 到 34 十六进制)
(MSB)             (LSB)
TCBR1 (32) CH8 CH7 CH6 CH5 CH4 CH3 CH2 CH1
TCBR2 (33) CH16 CH15 CH14 CH13 CH12 CH11 CH10 CH9
TCBR3 (34) CH24 CH23 CH22 CH21 CH20 CH19 CH18 CH17
名字 位置 功能
CH1μ24 TCBR1.0μ3.7 发送通道阻塞控制位
0 = 强制 TCHBLK 引脚在此通道时间内保持低电平 1 = 在此通道时间内
强制 TCHBLK 引脚为高电平

 

结论

本应用笔记介绍了如何将成帧器/SCT连接至DS2172/DS21372 BERT。

审核编辑:郭婷

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分