怎样通过设置clock group来确认各个时钟之间的关系?

电子说

1.3w人已加入

描述

今天我们要介绍的时序分析基本概念是 clock group,简称时钟组。 定义完时钟后,我们也需要通过设置clock group来确认各个时钟之间的关系。

工具不会对处于不同clock group的时钟检查时序。这是很重要的一步,因为通常我们还需要做cross domain check, 如果clock group设错了, 会导致整个STA检查错误。一般有三种类型的clock group属性选择:

asynchronous

physically_exclusive

logically_exclusive

asynchronous代表两个异步的clock group,工具会做正常的SI分析。

logically_exclusive代表两个clock group在逻辑上相互排斥,比如两个clock经过MUX选择器。工具分析SI时,采用 infinite window(信号全部翻转),而不是看具体的timing window,较为悲观。

physically_exclusive代表两个clock group在物理意义上相互排斥,比如在一个source pin上定义了两个时钟。这时候,工具会禁止分析SI。

一个简单的例子:

Mux

set_clock_group -name groupA -physically_exclusive \\

-group "CLK1A" -group "CLK1B"

set_clock_group -name groupB -logically_exclusive \\

-group "CLK1A CLK1B CLK3" -group "CLK2" -group "CLK4"

Mux

set_clock_group -name aysnc_group -asynchronous \\

-group CLK1 -group CLK2

打开APP阅读更多精彩内容
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

全部0条评论

快来发表一下你的评论吧 !

×
20
完善资料,
赚取积分