赛普拉斯 CY14B101P 将 1 Mbit 的非易失性静态 RAM 和功能齐
全的实时时钟整合在了一个单片集成电路中。 该存储器采用
“128 K 字,每字 8 位 ” 的组织方式。 嵌入式非易失性元件通过采
用 QuantumTrap 技术,打造出了世界上最可靠的非易失性存储
器。 SRAM 能够实现无限次读写循环,而量子井单元则能够提供
高度可靠的非易失性数据存储空间。 断电时,数据会从 SRAM 自
动转移到非易失性元件中(“ 存储 ” 操作)。 加电时,数据会从非
易失性存储器回读到 SRAM (“ 回读 ” 操作)。 “ 存储 ” 和 “ 回读
” 操作也可以由用户通过 SPI 指令触发。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !