FPGA|CPLD|ASIC论坛
直播中

dd

13年用户 40经验值
擅长:可编程逻辑
私信 关注
[问答]

使用chip scope板级调试问题

使用chip scope 进行板级调试(这时testbench就没用了) 时,要观察输出的话,输入激励信号是怎么读进去的?希望能详细解释,谢谢

回帖(2)

camp

2014-4-16 23:03:56
实例:
你想验证并串转换
你的系统输入应该是平行数据,输出应该是串行数据
在使用chipscope调试是,你的系统也需要有输入的并行数据;最后观察串行输出;
观察两者是否有错。
当然激励就是并行数据输入 加上开发板上的时钟等等。
举报

dd

2014-4-17 09:25:46
引用: camp 发表于 2014-4-16 23:03
实例:
你想验证并串转换
你的系统输入应该是平行数据,输出应该是串行数据

我的意思是输入激励怎么加到板子上,是使用FPGA板子上内置的块RAM吗?怎么实现?
举报

更多回帖

发帖
×
20
完善资料,
赚取积分