原语,其英文名字为 Primitive,是 Xilinx 针对其器件特征开发的一系列常用模
块的名字,用户可以将其看成 Xilinx 公司为用户提供的库函数,类似于 C++
中的“cout”等关键字,是芯片中的基本元件,代表 FPGA 中实际拥有的硬件
辑单元,如 LUT,D 触发器,RAM 等,相当于软件中的机器语言。在实现过
程中的翻译步骤时,要将所有的设计单元都转译为目标器件中的基本元件,否
则就是不可实现的。原语在设计中可以直接例化使用,是最直接的代码输入方
式,其和 HDL 语言的关系,类似于汇编语言和 C 语言的关系。
Xilinx 公司提供的原语,涵盖了 FPGA 开发的常用领域,但只有相应配置的硬
件才能执行相应的原语,并不是所有的原语都可以在任何一款芯片上运行。在
Verilog 中使用原语非常简单,将其作为模块名直接例化即可。本节以 Virtex-4
平台介绍各类原语,因为该系列的原语类型是最全面的。其它系列芯片原语的
使用方法是类似的。
Xilinx 公司的原语按照功能分为 10 类,包括:计算组件、I/O 端口组件、寄存
器和锁存器、时钟组件、处理器组件、移位寄存器、配置和检测组件、RAM/RO
组件、Slice/CLB 组件以及 G 比特收发器组件。下面分别对其进行详细介绍
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !